UPV-EHU ADDI
  • Volver
    • English
    • español
    • Basque
  • Login
  • español 
    • English
    • español
    • Basque
  • FAQ
Ver ítem 
  •   Inicio
  • INVESTIGACIÓN
  • Tesis de Master
  • Máster Universitario en Sistemas Electrónicos Avanzados
  • Ver ítem
  •   Inicio
  • INVESTIGACIÓN
  • Tesis de Master
  • Máster Universitario en Sistemas Electrónicos Avanzados
  • Ver ítem
JavaScript is disabled for your browser. Some features of this site may not work without it.

Diseño de un nodo de comunicación Spacewire implementado en tecnología Nanoexplore

Thumbnail
Ver/
TFM (33.64Mb)
Fecha
2025-05-07
Autor
Primicia García, Edurne
Metadatos
Mostrar el registro completo del ítem
  Estadisticas en RECOLECTA
(LA Referencia)

URI
http://hdl.handle.net/10810/73269
Resumen
Este Trabajo de Fin de Máster se ha realizado en el grupo de investigación APERT en colaboración con la empresa SoC-e. En él, se realiza el diseño de un nodo de comunicación SpaceWire implementado en tecnología NanoXplore. El proyecto se centra en la utilización de tecnología europea y un procesador RISC-V. Se comienza presentando el estado del arte. Luego se diseña la parte del hardware, se programa la parte del software y se verifica su funcionamiento. Finalmente, se realiza la validación del nodo utilizando las herramientas de test indicadas para ello.
 
Master amaierako lan hau APERT ikerketa-taldean egin da, SoC-e enpresarekin lankidetzan. Bertan, SpaceWire komunikazio-nodo baten diseinua egiten da NanoXplore teknologian inplementatuta. Proiektuaren ardatza Europako teknologia eta RISC-V prozesadore bat erabiltzea da. Artearen egoera aurkezten hasten da. Ondoren, hardwarea diseinatzen da, softwarea programatzen da eta haren funtzionamendua egiaztatzen da. Azkenik, nodoa baliozkotzen da, horretarako adierazitako test-tresnak erabilita.
 
This Master's thesis has been carried out in the APERT research group in collaboration with the company SoC-e. In it, a design of a SpaceWire communication node implemented in NanoXplore technology is carried out. The project focuses on the use of European technology and a RISC-V processor. It starts by presenting the state of the art. Then the hardware is designed, the software is programmed and its operation is verified. Finally, the validation of the node is performed using the test tools indicated for this purpose.
 
Colecciones
  • Máster Universitario en Sistemas Electrónicos Avanzados

DSpace 6.4 software copyright © -2023  DuraSpace
OpenAIRE
EHU Bilbioteka
 

 

Listar

Todo ADDIComunidades & ColeccionesPor fecha de publicaciónAutoresTítulosDepartamentos (cas.)Departamentos (eus.)MateriasEsta colecciónPor fecha de publicaciónAutoresTítulosDepartamentos (cas.)Departamentos (eus.)Materias

Mi cuenta

Acceder

Estadísticas

Ver Estadísticas de uso

DSpace 6.4 software copyright © -2023  DuraSpace
OpenAIRE
EHU Bilbioteka