Show simple item record

dc.contributor.advisorAstarloa Cuéllar, Armando Fermín
dc.contributor.authorZaballa Orduna,Jaime
dc.contributor.otherMáster en Sistemas Electrónicos Avanzados
dc.contributor.otherSistema Elektroniko Aurreratuak Masterra
dc.date.accessioned2023-10-10T15:45:54Z
dc.date.available2023-10-10T15:45:54Z
dc.date.issued2023-10-10
dc.identifier.urihttp://hdl.handle.net/10810/62809
dc.description.abstractRISC-V es una ISA nacida en el entorno académico que ha ido ganando relevancia con el tiempo hasta convertirse en la arquitectura de microcontroladores abierta más consolidada del mercado. Aunque se trata de una tecnología novel, su uso y desarrollo se han disparado en los últimos años debido a que no requiere el pago de licencias para su uso, una gran barrera de entrada para desarrolladores. En este trabajo se estudia el uso de RISC-V multi-core para el control de motores PMSM mediante FOC. Para estudiar esta aplicación, se adapta un demostrador de control de motores existente y se porta a una plataforma multi-core basada en RISC-V.es_ES
dc.language.isospaes_ES
dc.relation.urihttp://creativecommons.org/licenses/by-nc-sa/3.0/es/
dc.rightsinfo:eu-repo/semantics/openAccess
dc.subjectISAes_ES
dc.subjectRISC-Ves_ES
dc.subjectcontrol de motoreses_ES
dc.titleDemostrador de control de motores basado en un microprocesador RISC-Ves_ES
dc.typeinfo:eu-repo/semantics/masterThesis
dc.date.updated2023-07-12T10:59:09Z
dc.language.rfc3066es
dc.rights.holderAtribución-NoComercial-Compartir Igual (cc by-nc-sa)
dc.contributor.degreeMáster Universitario en Sistemas Electrónicos Avanzados
dc.contributor.degreeSistema Elektroniko Aurreratuak Unibertsitate Masterra
dc.identifier.gaurregister134703-806437-10es_ES
dc.identifier.gaurassign154338-806437es_ES


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record