dc.contributor.author | Matallana Fernandez, Asier | |
dc.contributor.author | Andreu Larrañaga, Jon | |
dc.contributor.author | Planas Fullaondo, Estefanía | |
dc.contributor.author | Gárate Añibarro, José Ignacio | |
dc.contributor.author | Cabezuelo Romero, David | |
dc.date.accessioned | 2024-04-19T15:53:15Z | |
dc.date.available | 2024-04-19T15:53:15Z | |
dc.date.issued | 2016-07-06 | |
dc.identifier.citation | XXIII Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'16), Elche, 6-8 de julio de 2016 | es_ES |
dc.identifier.uri | http://hdl.handle.net/10810/66817 | |
dc.description | Ponencia presentada a XXIII Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'16), Elche, 6-8 de julio de 2016 | es_ES |
dc.description.abstract | Las aplicaciones de electrónica de potencia requieren cada vez mayores rangos de tensión y corriente que no pueden ser alcanzados a través de dispositivos discretos. Por este motivo, surge la necesidad de realizar diseños paralelizados. Los IGBTs son unos de los semiconductores de electrónica de potencia mas empleados en el mercado y para realizar la paralelización de estos, ya sea en el formato de dispositivos discretos, dies, celdas individuales o módulos de potencia, es necesario conocer el comportamiento estático y dinámico de los dispositivos. Además, es muy importante estudiar la influencia de los diversos parámetros del semiconductor, el circuito de driver y el layout de potencia, así como las distintas inductancias parásitas que aparecen en el diseño. Todo esto teniendo en cuenta la
variación de la temperatura en los parámetros, componentes y circuitos que componen el sistema paralelizado. | es_ES |
dc.description.sponsorship | El trabajo descrito en esta publicación ha sido generado en la Unidad de Formación e Investigación UFI11/16 financiada por la UPV/EHU y patrocinado por el Departamento de Educación, Universidades e Investigación del Gobierno Vasco a través de: las ayudas para apoyar las actividades de grupos de investigación del sistema universitario vasco IT394-10 y del proyecto de investigación KT4TRANS del programa ELKARTEK (KK-2015/00047). La financiación del Ministerio de Economía y Competitividad a través del proyecto de investigación DPI2014-53685-C2-2-R y los fondos FEDER. Así como, a través del programa de apoyo a la formación de investigadores del Gobierno Vasco PRE_2015_2_0012. | es_ES |
dc.language.iso | spa | es_ES |
dc.relation | info:eu-repo/grantAgreement/MINECO/DPI2014-53685-C2-2-R | es_ES |
dc.rights | info:eu-repo/semantics/openAccess | es_ES |
dc.subject | paralelización | es_ES |
dc.subject | IGBT | es_ES |
dc.subject | driver | es_ES |
dc.subject | layout | es_ES |
dc.subject | equilibrio | es_ES |
dc.subject | inductancia parásita | es_ES |
dc.subject | temperatura de unión | es_ES |
dc.subject | comportamiento estático | es_ES |
dc.subject | comportamiento dinámico | es_ES |
dc.title | Fundamentos para la paralelización de IGBTs | es_ES |
dc.type | info:eu-repo/semantics/conferenceObject | es_ES |
dc.rights.holder | (c) 2016 Los autores | es_ES |
dc.departamentoes | Tecnología electrónica | es_ES |
dc.departamentoeu | Teknologia elektronikoa | es_ES |