Show simple item record

dc.contributor.authorMatallana Fernandez, Asier ORCID
dc.contributor.authorAndreu Larrañaga, Jon ORCID
dc.contributor.authorGárate Añibarro, José Ignacio
dc.contributor.authorMartínez de Alegría Mancisidor, Iñigo ORCID
dc.contributor.authorIbarra Basabe, Edorta ORCID
dc.date.accessioned2024-04-22T17:04:01Z
dc.date.available2024-04-22T17:04:01Z
dc.date.issued2017-07-05
dc.identifier.citationXXIV Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'17), Valencia 5- 7 de julio de 2017es_ES
dc.identifier.urihttp://hdl.handle.net/10810/66847
dc.descriptionPonencia presentada a XXIV Seminario Anual de Automática, Electrónica Industrial e Instrumentación (SAAEI'17), Valencia 5- 7 de julio de 2017es_ES
dc.description.abstractLas aplicaciones de electrónica de potencia requieren cada vez mayores tensiones y corrientes que son imposibles de alcanzar mediante dispositivos discretos. Una solución a esta problemática es el uso de la técnica de paralelización, que permite incrementar la capacidad de corriente de los convertidores de potencia. Sin embargo, en estas topologías se dan problemas de distribución de corriente que producen la reducción del tiempo de vida de los dispositivos y el mal funcionamiento del convertidor. La paralelización requiere una optimización total de los elementos parásitos del circuito que dependen de los materiales, topología y las dimensiones físicas del layout. El objetivo de este artículo es mostrar mediante simulaciones electromagnéticas (EM model), los efectos no ideales de un layout para circuitos de potencia, haciendo posible la comprehensión y optimización de los elementos parásitos del circuito, especialmente las inductancias parásitas, y la distribución de las corrientes.es_ES
dc.description.sponsorshipEste trabajo ha sido generado y patrocinado por el Departamento de Educación, Política Lingüística y Cultura del Gobierno Vasco en base a las ayudas para apoyar las actividades de grupos de investigación del sistema universitario vasco IT978-16, el programa ELKARTEK con el proyecto KT4TRANS (KK-2015/00047 y KK-2016/00061). La ayuda del Ministerio de Economía y Competitividad de España a través del proyecto DPI2014-53685- C2-2-R y los fondos FEDER. Así como, la ayuda del programa predoctoral del Gobierno Vasco PRE_2016_2_0086 y el soporte técnico y humano de IZO-SGI (UPV/EHU) y fondos Europes (ERDF y ESF).es_ES
dc.language.isospaes_ES
dc.publisherSAAEIes_ES
dc.relationinfo:eu-repo/grantAgreement/MINECO/DPI2014-53685- C2-2-Res_ES
dc.rightsinfo:eu-repo/semantics/openAccesses_ES
dc.subjectparalelizaciónes_ES
dc.subjectlayoutes_ES
dc.subjectinductancia parásita (Lp)es_ES
dc.subjectdistribución de corrientees_ES
dc.subjectefecto parásito de acoplamiento (Mp)es_ES
dc.subjectSimulaciónes_ES
dc.subjectEM modeles_ES
dc.subjectefectos no idealeses_ES
dc.subjectADS TMes_ES
dc.titleAnálisis de las impedancias y distribuciones de corriente en diseños con IGBTs en paraleloes_ES
dc.typeinfo:eu-repo/semantics/conferenceObjectes_ES
dc.rights.holder(c) 2017 Los autoreses_ES
dc.departamentoesTecnología electrónicaes_ES
dc.departamentoeuTeknologia elektronikoaes_ES


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record